XC7A50T-3FGG484E har optimerats för applikationer med låg effekt som kräver seriella transceivrar, hög DSP och logisk genomströmning. Ge den lägsta totala materialkostnaden för högkapacitets- och kostnadskänsliga applikationer.
XC7A50T-3FGG484E har optimerats för applikationer med låg effekt som kräver seriella transceivrar, hög DSP och logisk genomströmning. Ge den lägsta totala materialkostnaden för högkapacitets- och kostnadskänsliga applikationer.
Funktionella funktioner
Avancerad högpresterande FPGA-logik baserad på äkta 6-inputs lookup table-teknologi, konfigurerbar som distribuerat minne.
36 Kb dubbelportsblock RAM med inbyggd FIFO-logik för databuffring på chip.
Högpresterande SelectIO ™ teknologi, stöder DDR3-gränssnitt upp till 1866 Mb/s.
Seriell höghastighetsanslutning, inbyggd gigabit-sändtagare, med hastigheter från 600 Mb/s till upp till 6,6 Gb/s och sedan till 28,05 Gb/s, vilket ger ett speciellt lågeffektläge optimerat för chip-till-chip-gränssnitt.
Det användarkonfigurerbara analoga gränssnittet integrerar en dubbelkanals 12-bitars 1MSPS analog-till-digital-omvandlare och on-chip termiska och effektsensorer.
Digitalt signalprocessorchip, utrustat med 25 x 18 multiplikatorer, 48 bitars ackumulator och pre-ladder diagram för högpresterande filtrering, inklusive optimerad symmetrisk koefficientfiltrering.
Ett kraftfullt klockhanteringschip som kombinerar faslåsta slingor och klockhanteringsmoduler i hybridläge, som kan uppnå hög precision och lågt jitter.
PCIe integrerat block, lämpligt för upp till x8 Gen3-ändpunkts- och rotportdesigner.
Flera konfigurationsalternativ, inklusive stöd för varulagring, 256 bitars AES-kryptering med HRC/SHA-256-autentisering och inbyggd SEU-detektering och korrigering.