XCZU47DR-L2FFVG1517I Xilinx XC7A100T-2FGG676I Kan uppnå högre kostnadseffektivitet i flera aspekter, inklusive logik, signalbehandling, inbyggt minne, LVDS I/O, minnesgränssnitt och transceivrar. Artix-7 FPGA är perfekta för kostnadskänsliga applikationer som kräver avancerad funktionalitet.
Chipet XCZU15EG-2FFVB1156I är utrustat med 26,2 Mbit inbyggt minne och 352 in-/utgångsterminaler. 24 DSP transceiver, som kan fungera stabilt vid 2400MT/s. Det finns också 4 10G SFP+fiberoptiska gränssnitt, 4 40G QSFP fiberoptiska gränssnitt, 1 USB 3.0-gränssnitt, 1 Gigabit nätverksgränssnitt och 1 DP-gränssnitt. Kortet har en strömpåslagssekvens för självkontroll och stöder flera startlägen
Som medlem i FPGA-chipet har XCVU9P-2FLGA2104I 2304 programmerbara logikenheter (PLS) och 150 MB internt minne, vilket ger en klockfrekvens på upp till 1,5 GHz. Tillhandahöll 416 ingångs-/utgångsstift och 36,1 MBIT -distribuerad RAM. Det stöder Field Programmerable Gate Array (FPGA) -teknologi och kan uppnå flexibel design för olika applikationer
XCKU060-2FFVA1517I har optimerats för systemprestanda och integration under 20NM-processen och antar enstaka chip och nästa generations staplade kiselinterconnect (SSI) -teknologi. Denna FPGA är också ett idealiskt val för DSP-intensiv bearbetning som krävs för nästa generations medicinsk avbildning, 8K4K-video och heterogena trådlösa infrastruktur.
Enheten XCVU065-2FFVC1517I ger optimal prestanda och integration vid 20 nm, inklusive seriell I/O-bandbredd och logikkapacitet. Som den enda avancerade FPGA i 20nm-processnodindustrin är denna serie lämplig för applikationer som sträcker sig från 400G-nätverk till storskalig ASIC-prototypdesign/simulering.
Enheten XCVU7P-2FLVA2104I ger den högsta prestanda och integrerade funktionalitet på 14nm/16nm finfet-noder. AMD: s tredje generationens 3D IC använder staplad kiselinterconnect (SSI) -teknologi för att bryta begränsningarna i Moores lag och uppnå den högsta signalbehandlingen och serien I/O-bandbredd för att uppfylla de striktaste designkraven. Det ger också en virtuell designmiljö med en chip för att tillhandahålla registrerade routinglinjer mellan chips för att uppnå drift över 600 MHz och tillhandahålla rikare och mer flexibla klockor.